99精品在线观看-99精品在线免费观看-99精品在线视频观看-99精品这里只有精品高清视频-99九九精品国产高清自在线

x

新思科技發布業界第一款集成化混合原型驗證解決方案

2012-06-07 10:58:55 本站原創
點擊關注->創芯網公眾號,后臺告知EETOP論壇用戶名,獎勵200信元

立即可用的解決方案無縫地將Virtualizer™ 虛擬原型驗證和HAPS®基于FPGA的原型驗證整合在一起,以加速SoC軟件和硬件的開發

 

 

加利福尼亞州山景城201264

 

亮點:

·         通過一種混合原型同時獲得兩個領域的最佳技術,即無縫地將虛擬原型與基于FPGA原型連接在一起

·         可更早地開始多核系統級芯片SoC)的原型驗證,并實現系統級模型的高性能執行,它同時通過硬件接口與外界實時鏈接

·         在虛擬與基于FPGA原型環境之間將SoC的不同設計單元進行分割,以使整個原型的性能最大化

·         通過對新的設計單元使用虛擬原型技術,以及對已有的邏輯使用基于FPGA原型技術,加速系統的快速形成

·         在基于Virtualizer的環境中,改善除錯可見度和對開發軟件的控制

可方便地將高性能ARM® Cortex™處理器模塊、ARM AMBA®互聯事務處理器Synopsys® DesignWare® IP與您設計的其它部分一起集成到一個混合原型之中

 

全球領先的電子器件和系統設計、驗證和制造軟件及知識產權(IP)供應商新思科技公司(Synopsys, Inc. 納斯達克股票市場代碼:SNPS)日前宣布了一種集成化FPGABasedPrototyping/Pages/default.aspx">混合原型驗證解決方案,它將SynopsysVirtualizer虛擬原型驗證Synopsys基于FPGAFPGABasedPrototyping/Pages/HAPS.aspx">HAPS原型驗證結合在一起,以加速系統級芯片SoC)硬件和軟件的開發。通過對新設計的功能使用Virtualizer虛擬原型技術和對重用邏輯使用基于FPGAHAPS原型技術,設計師能夠將設計周期中軟件開發的起始時間提前多達12個月。此外,Synopsys的混合原型設計解決方案可確保設計師加速對硬件/軟件的集成及系統驗證,顯著縮短了整體的產品設計周期。憑借ARM Cortex處理器的高性能模型、基于ARM AMBA協議的事務處理器以及DesignWare IP,開發者可為了最貼近他們的設計需求,而方便地將其基于ARM處理器的設計進行分割分別進入到虛擬的和基于FPGA的原型中。

 

目前,設計師在構建SoC原型時使用兩種相對獨立的方法:基于事務級模型(TLM)的虛擬原型驗證和基于FPGA的原型驗證。虛擬原型驗證通過執行快速TLM完美地適用于在沒有RTL時加快的軟件開發,并提供了更高效的糾錯和腳本分析。基于FPGA的原型設計可提供周期精準和高性能的執行,以及直接真實接口連接。Synopsys的混合原型設計解決方案將Virtualizer虛擬原型和HAPS基于FPGA原型兩者的優勢精心調和在一起,以使軟件開發和系統集成能在項目周期中更快完成。

 

 “不斷增加的復雜性與軟件內容與多核SoC關聯在了一起,意味著系統工程師和軟件開發者不能夠等待硬件就位才開始他們的工作,因此他們越來越多地使用其芯片和系統的原型,”研究公司VDC Research的嵌入式軟件及硬件副總裁 Chris Rommel說道。“Synopsys‘混合’方法解決了單一SoC原型驗證方法的許多限制,它使開發者可以隨意地將RTL之前的事務級模型與已經存在或正在開發的RTL混合在一起,為設計團隊的硬件及軟件開發帶來大幅度的提前。”

 

Synopsys的混合原型驗證解決方案增強了軟件棧驗證,這是因為通過使用Virtualizer虛擬原型可帶來非常高的處理器執行速度。它通過模擬PHY測試設備直接連接到真實世界,該I/O模型接口疊加在基于FPGAHAPS上。此外,設計師把已有的RTL IP用在基于FPGA的原型和把新功能用在SystemC事務級模型中,這樣的方法在項目開發中可以更快地執行和更早地實現。

 

  Synopsys的高性能HAPS通用多資源總線(FPGABasedPrototyping/Pages/Add-onProducts.aspx">UMRBus)物理連接,可高效地在虛擬和基于FPGA原型驗證兩種環境之間傳輸數據。預先驗證的、基于HAPS的事務處理器可支持ARM AMBA 2.0 AHB™/APB™AXI3™AXI-4™AXI4-Lite™互聯,它為設計師在虛擬或基于FPGA的原型驗證環境之間分割SoC設計提供了很大的靈活性,分割可在AMBA 互聯的通常的模塊級邊界進行。與傳統基于FPGA原型設計相比,使用混合原型中的基于Virtualizer環境的軟件糾錯能力,用戶對正在開發的軟件的寄存器和存儲器文件擁有更大的可見度和控制能力。

 

 混合原型方案給設計團隊提供了硬件和軟件兩種原型設計方法必須提供的最佳優勢,”Synopsys公司IP和系統市場營銷副總裁John Koeter說道。“將Virtualizer虛擬原型技術的優勢與HAPS基于FPGA原型技術的優勢通過UMRBus物理聯接整合在一起,Synopsys可使設計師更快地、在設計周期中更早地開發出完全可運行的SoC原型,并加速了軟件開發和對整個系統的驗證。”

 

供貨

這種混合原型驗證解決方案現已可向早期采用者供貨。

 

DAC 2012將演示混合原型方案

Synopsys已在DAC 2012 #1130展位上演示集成化混合原型驗證解決方案。DAC

關鍵詞:

  • EETOP 官方微信

  • 創芯大講堂 在線教育

  • 半導體創芯網 快訊

全部評論

主站蜘蛛池模板: 国产一区二| 伊人天天| 性感美女香蕉视频| 成人精品一区二区三区校园激情| 无码中文字幕日韩专区| aaaaa毛片| 尤物免费网站| 亚洲一区二区三区免费看| 免费的黄色的视频| 国产在线91区精品| 亚洲国产精品综合福利专区| 久久青草网站| 免费观看日本人成影片| 国产农村1级毛片| 国产精品成人va在线观看| 亚洲六月丁香六月婷婷蜜芽| 日韩美在线| 免费看一级视频| 国产一级做a爰片久久毛片| 国产精品冒白浆免费视频| 韩国一级特黄毛片大| 精品久久久久久国产| 日韩精品一区二区三区中文| 亚洲欧美经典| 1000部禁片黄的免费看| 一级v片| 久久国产乱子伦精品免费强| 日韩精品在线看| 色综合中文字幕在线亚洲| 欧美精品午夜毛片免费看| 黄色生活毛片| 精品视频 九九九| 女女互添下身免费视频| 午夜性色一区二区三区不卡视频| 一级做a爱片特黄在线观看yy | 美女xx网站| 就要干就要操| 精新精新国产自在现拍欣赏网 | 日本特黄特色大片免费播放视频| 亚洲三级黄色片| 亚洲黄色片|