支持CPF的低功耗解決方案,通過(guò)整合低功耗設(shè)計(jì)、驗(yàn)證和實(shí)現(xiàn)提高生產(chǎn)力并降低項(xiàng)目風(fēng)險(xiǎn)
【加州圣荷塞2007年1月30日】全球電子設(shè)計(jì)創(chuàng)新的全球領(lǐng)導(dǎo)者Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ:CDNS)今天宣布推出了Cadence® Low-Power Solution,這是用于低功耗
芯片的邏輯設(shè)計(jì)、驗(yàn)證和實(shí)現(xiàn)的業(yè)界第一套完全集成的、標(biāo)準(zhǔn)化的流程。Cadence Low-Power Solution將領(lǐng)先的設(shè)計(jì)、驗(yàn)證和實(shí)現(xiàn)技術(shù)與Si2 Common Power Format (CPF)相集成,為IC工程師提供端到端的低功耗設(shè)計(jì)方案。CPF是在設(shè)計(jì)過(guò)程初期詳細(xì)定義節(jié)約功耗技術(shù)的標(biāo)準(zhǔn)化格式。通過(guò)在整個(gè)設(shè)計(jì)過(guò)程中保存低功耗設(shè)計(jì)意圖,該解決方案避免了費(fèi)力的人工操作,大大降低了與功耗相關(guān)的
芯片故障,并在設(shè)計(jì)過(guò)程初期提供功耗的可預(yù)測(cè)性。
“對(duì)于那些一直在尋找低功耗設(shè)計(jì)性能的設(shè)計(jì)師而言,這是一次巨大的進(jìn)步。”Cadence全球副總裁Chi-Ping Hsu博士說(shuō),“這是第一個(gè)能向設(shè)計(jì)師提供在寄存器傳輸級(jí)自動(dòng)呈現(xiàn)低功耗技術(shù)的解決方案,并保證能夠在驗(yàn)證、前端實(shí)現(xiàn)和物理實(shí)現(xiàn)步驟的全過(guò)程使用一個(gè)通用的格式正確執(zhí)行。”
“高級(jí)低功耗設(shè)計(jì)是NXP
半導(dǎo)體公司的一個(gè)核心能力,在開發(fā)集成的低功耗方法學(xué)和開放標(biāo)準(zhǔn)的業(yè)界運(yùn)動(dòng)中,我們一直是領(lǐng)先者。”NXP
半導(dǎo)體SoC 設(shè)計(jì)技術(shù)高級(jí)副總裁Barry Dennington說(shuō),“過(guò)去,我們依賴私人的解決方案定義功耗意圖來(lái)支持功耗方法學(xué)孤島,包括動(dòng)態(tài)電壓頻率調(diào)整(DVFS),但如今我們已經(jīng)利用了Common Power Format的便利來(lái)優(yōu)化精密型,65納米,低功耗IC中SoC功耗架構(gòu)。”
對(duì)高級(jí)低功耗技術(shù)的需求在ASIC/COT業(yè)務(wù)中一直持續(xù)增長(zhǎng),F(xiàn)ujitsu電子器件業(yè)務(wù)單元設(shè)計(jì)平臺(tái)開發(fā)部總經(jīng)理Shoji Ichino說(shuō):“我們正在開發(fā)一個(gè)基于Cadence的CPF低功耗流程的ASIC低功耗解決方案,我們期望可以在高端90納米和65納米設(shè)計(jì)和主流設(shè)計(jì)中都可以采用MSV/PSO技術(shù)。我們計(jì)劃在2007年的第二個(gè)季度可以完成這一解決方案。
“Cadence低功耗解決方案為我們實(shí)現(xiàn)低功耗設(shè)計(jì)提供了單一的前端到后端的流程。”Sandbridge工程部副總裁Gary Nacer說(shuō),“之前我們已經(jīng)采用了Cadence低功耗解決方案進(jìn)行
芯片出帶,而在集成了針對(duì)
電源關(guān)斷設(shè)計(jì)的驗(yàn)證性能后,我們相信該流程將會(huì)讓我們能以最小的風(fēng)險(xiǎn)提供有競(jìng)爭(zhēng)力的低功耗產(chǎn)品。”
隨著節(jié)能器件需求的增加,低功耗設(shè)計(jì)技術(shù)正在成為主流。例如,便攜應(yīng)用設(shè)備需要較長(zhǎng)的電池使用時(shí)間,這就使得合適的功耗節(jié)約成為必然。高度集成、高性能的90納米以下
芯片對(duì)熱量管理提出了挑戰(zhàn),而這就要求整個(gè)
芯片的功率優(yōu)化。而大型終端產(chǎn)品應(yīng)用如服務(wù)器群組的所有層面都需要功率優(yōu)化,以降低整體能量消耗。此外,與封裝相關(guān)的成本考慮也推動(dòng)著設(shè)計(jì)師采用低功耗設(shè)計(jì)。
為了滿足這些不同的需求,設(shè)計(jì)師正越來(lái)越多地采用高級(jí)低功耗設(shè)計(jì)方式,例如
電源關(guān)斷(PSO)、多供應(yīng)電壓(MSV)以及狀態(tài)保留功率閘(SRPG)。然而這些技術(shù)的EDA支持是支離破碎的,不同的工具需要不同的方式來(lái)表示低功耗意圖。結(jié)果,設(shè)計(jì)師不得不通過(guò)一系列的特殊手段定義低功耗功能,例如在同一個(gè)設(shè)計(jì)中多次人工地輸入功耗數(shù)據(jù)。這個(gè)過(guò)程不僅枯燥而且很容易出錯(cuò),更重要的是,它使得設(shè)計(jì)的可預(yù)測(cè)性和驗(yàn)證變得極其困難。
全新的Cadence Low-Power Solution通過(guò)在CPF規(guī)范中建立一個(gè)設(shè)計(jì)功耗意圖的單一的表示法解決了這一困難,促進(jìn)了IP復(fù)用和RTL輕便性。這種表現(xiàn)法跨越了邏輯設(shè)計(jì)師、驗(yàn)證工程師和實(shí)現(xiàn)工程師所使用的Cadence Logic Design Team Solution和Digital Implementation解決方案,包括計(jì)劃和以指標(biāo)為驅(qū)動(dòng)的流程管理、仿真、邏輯綜合、等效驗(yàn)證、
測(cè)試、布局、布線和電壓降分布分析。它能夠讓由多類型專家構(gòu)成的整個(gè)項(xiàng)目團(tuán)隊(duì)以包含了低功耗意圖的共同的設(shè)計(jì)角度開始工作。它還大幅提高了設(shè)計(jì)可預(yù)測(cè)性,并將
芯片故障的風(fēng)險(xiǎn)降到最低。
Common Power Format與Power Forward Initiative
新的Cadence Low-Power Solution的一個(gè)重要促進(jìn)因素是Common Power Format (CPF)的集成。CPF提供了一個(gè)標(biāo)準(zhǔn)的詞典,從設(shè)計(jì)到驗(yàn)證和實(shí)現(xiàn)均可標(biāo)識(shí),保證了整個(gè)流程的一致性。
CPF 1.0 已經(jīng)經(jīng)過(guò)了Power Forward Initiative(PFI)顧問(wèn)們的全面審核,他們是代表電子產(chǎn)業(yè)各細(xì)分市場(chǎng)的領(lǐng)導(dǎo)廠商,包括
半導(dǎo)體、代工廠、
半導(dǎo)體設(shè)備、系統(tǒng)和電子設(shè)計(jì)自動(dòng)化公司。PFI顧問(wèn)提供了超過(guò)500項(xiàng)建議,這些都已經(jīng)加入到CPF 1.0中,他們于2006年末捐獻(xiàn)給Si2 Low Power Coalition(LPC)。將來(lái)LPC將負(fù)責(zé)CPF的推進(jìn)。LPC已經(jīng)審核了CPF 1.0,按照Si2標(biāo)準(zhǔn)化進(jìn)程,已將CPF暫時(shí)批準(zhǔn)為Si2規(guī)格。
“Low Power Coalition已全體一致地選擇采用了CPF 1.0的技術(shù),并使整個(gè)業(yè)界可以普遍使用。”Si2總裁兼CEO Steve Schultz說(shuō),“這一消息的發(fā)布非常清楚地展示了CPF在整個(gè)低功耗流程的廣泛適用性,并顯示出從一個(gè)或多個(gè)提供商提供的不同工具的互用性的潛力。”
供應(yīng)情況
作為Cadence Torino項(xiàng)目的一個(gè)里程碑,Cadence Low-Power 解決方案目前已經(jīng)上市,并且預(yù)定將于年內(nèi)加入支持Cadence新技術(shù)的有功耗意識(shí)的流程。其它Torino的產(chǎn)品將于2007年內(nèi)陸續(xù)公布。
關(guān)于Cadence
Cadence 公司(Nasdaq股票代碼:CDNS)成就全球電子設(shè)計(jì)技術(shù)創(chuàng)新,并在創(chuàng)建當(dāng)今集成電路和電子產(chǎn)品中發(fā)揮核心作用。我們的客戶采用Cadence的軟件、硬件、設(shè)計(jì)方法和服務(wù),來(lái)設(shè)計(jì)和驗(yàn)證用于消費(fèi)電子產(chǎn)品、網(wǎng)絡(luò)和通訊設(shè)備以及計(jì)算機(jī)系統(tǒng)中的尖端
半導(dǎo)體器件、印刷電路板和電子系統(tǒng)。Cadence 2005年全球公司收入約13億美元, 現(xiàn)擁有員工約5200名,公司總部位于美國(guó)加州圣荷塞市,公司在世界各地均設(shè)有銷售辦事處、設(shè)計(jì)中心和研究設(shè)施,以服務(wù)于全球電子產(chǎn)業(yè)。
關(guān)于公司、產(chǎn)品及服務(wù)的更多信息,敬請(qǐng)瀏覽公司網(wǎng)站
http://www.cadence.com.cn
媒體聯(lián)絡(luò)請(qǐng)洽:
楊麗莉
Cadence系統(tǒng)設(shè)計(jì)公司
電話:021 - 61222358
Email:
lilyyang@cadence.com
常樂
科聞100公共關(guān)系(中國(guó))有限公司(Cadence系統(tǒng)設(shè)計(jì)公司公關(guān)代理)
電話:010 - 65832131
Email:
indy.chang@text100.com.cn
>>  發(fā)布時(shí)間:2007-01-30 |
 |
|
© 2003-2007 Cadence Design Systems, Inc. All Rights Reserved.
|
京ICP備05019826號(hào)
|
|
點(diǎn)擊查看詳情 中文 English
|