99精品在线观看-99精品在线免费观看-99精品在线视频观看-99精品这里只有精品高清视频-99九九精品国产高清自在线

x

學子專區—ADALM2000實驗:鎖相環

2023-04-21 12:09:06 ADI
點擊關注->創芯網公眾號,后臺告知EETOP論壇用戶名,獎勵200信元

目標

本實驗活動介紹鎖相環(PLL)。PLL電路有一些重要的應用,例如信號調制/解調(主要是頻率和相位調制)、同步、時鐘和數據恢復,以及倍頻和頻率合成。在這項實驗中,您將建立一個簡單的PLL電路,讓您對PLL操作有基本的了解。

背景知識

PLL是一種反饋系統,用于調節或鎖定壓控振蕩器(VCO)輸出與輸入基準信號之間的相位差,如圖1所示。VCO是一種振蕩器,其輸出頻率是某個輸入控制電壓的函數。通常,當VCO用于PLL等反饋環路時,電壓頻率轉換函數必須至少是單調的。VCO的一個特例是電壓頻率轉換器(VFC),其電壓/頻率特性是線性的。反饋環路中的分頻器的分頻系數N一般是整數,包括1,若為1則與沒有分頻器或從VCO輸出直連鑒相器輸入的情況相同。

clip_image001.png

1.PLL基本框圖

PLL是許多深奧書籍和討論的主題,非常復雜,無法在這幾頁中詳盡說明。本實驗的末尾有額外閱讀材料的鏈接。

材料

?       ADALM2000主動學習模塊

?       無焊試驗板

?       跳線

?       一個2.2 kΩ電阻

?       一個47 kΩ電阻

?       一個10 kΩ電阻

?       一個4.7 nF電容(標記為472

?       一個100 pF電容(標記為101

?       一個CD4007 CMOS陣列

?       2ZVN2110A NMOS晶體管

?       2ZVP2110A PMOS晶體管

?       一個AD654 VFC

?       一節9 V電池(帶連接器)

1步指導

在無焊試驗板上,首先基于AD654搭建VFC電路,如圖2所示。將電路搭建到試驗板的一側,以便為PLL的其他部件留出空間,我們將在本實驗活動的后續步驟中添加這些部件。控制電壓通過由R1C1組成的單極點低通濾波器施加。這相當于圖1中饋送至VCO模塊的低通濾波器模塊。

clip_image002.png

2.VFC電路

硬件設置

開啟固定5 V電源,并將9 V電池連接到電路。將AWG1輸出連接到VIN,如圖2所示。將AWG1配置為DC源,初始設置為2.5 V。將示波器通道輸入CH1+連接到VSQR輸出,如圖2所示。還應將CH1-輸入接地。

image.png

3.VFC試驗板電路

程序步驟

使用AWG 1直流偏置控制,將VIN電壓從1 V調整到4 V,同時在VSQR觀察VFC輸出的頻率。使用示波器控制屏幕上的頻率測量功能來完成此操作。根據公式1,圖2中的RtCt設置VFC的標稱輸出頻率。

  clip_image004.png

例如,VIN為設置范圍的中間值2.5V,并給定Rt Ct(2.5/(10 × 10 kΩ × 100 pF)),輸出頻率應接近250 kHz。驗證您的測量結果是否與該值一致。如果不一致,請重新檢查電路連接和元件值。

 image.png

4.VFC輸出

 

2步指導

接下來,在試驗板上添加來自上一個實驗的異或門鑒相器電路,如圖5所示。構建異或門后,將其連接到VF電路,如圖6所示,以構成完整的PLL。在給電路添加任何東西之前,務必關閉5 V電源并斷開9 V電池。

 

image.png

5.添加XOR鑒相器

 

image.png

6.完整PLL電路

硬件設置

開啟固定5 V電源,并將9 V電池連接到電路。將AWG1輸出連接到FREF,如圖4所示。將AWG1配置為方波,其幅度為5 V峰峰值,偏置為2.5 V0 V5 V擺幅);將初始頻率設置為第1步中測得的值(即VIN設置為2.5 V時,應在250 kHz左右)。將示波器通道輸入CH1+連接到FREF輸入,并將示波器通道CH2+連接到VSQR輸出,如圖6所示。還應該將CH1-CH2-輸入接地。將示波器設置為在通道1FREF信號)的上升沿觸發。

image.png

7.完整的PLL試驗板電路

程序步驟

FREF的頻率設為對應于AD654引腳42.5 V控制電壓的情況下,VSQR處看到的輸出頻率應鎖定輸入基準頻率FREF。在示波器屏幕上,您應該看到兩個方波是穩定的(即彼此鎖定),并且VSQR相對于FREF偏移約90°。請記住,當XOR鑒相器的兩個輸入相差90°時,其濾波輸出將處于其輸出范圍的一半或約2.5 V。

image.png

8.完整的PLL FREFVSQR曲線

以小增量增大和減小基準頻率FREF,以確定PLL會鎖定的最小和最大頻率。當更改基準輸入的頻率時,注意FREFVSQR之間的相對相位差。執行此操作時,測量AD654引腳4上的濾波直流控制電壓,并將這些讀數與步驟1中掃描VFC直流控制電壓時測得的讀數進行比較。

示波器通道2連接到圖6C點處異或門的輸出端。將所看到的方波與異或門A (VSQR)和門B (FREF)的輸入進行比較。當PLL鎖定在最小和最大鎖定頻率以及鎖定范圍的中心頻率時,C處的波形如何變化?

附加第3步指導

6中的簡單PLL電路不是十分有意義,因為輸出信號只是輸入信號的相移版本。如圖1所示,如果在從VFC輸出端到鑒相器輸入端的反饋路徑中插入一個數字分頻器模塊,則輸出信號將是一個更高的倍頻信號。使用任何可用的數字分頻器IC,如CD4020、CD4040CD4060甚至SN7490(幾乎任何分頻器IC都可以),斷開與異或輸入A的連接,并插入分頻器模塊,如圖9所示。

image.png

9.PLL倍頻器

根據您構建的分頻器的分頻系數N,您需要相應地改變FREF輸入頻率。例如,當N=8時,如果FREF之前是250 kHz,新的FREF將是250/831.25 kHz。異或門鑒相器輸出端的脈沖頻率也將是原來的八分之一。

關鍵詞: 鎖相環 PLL

  • EETOP 官方微信

  • 創芯大講堂 在線教育

  • 半導體創芯網 快訊

全部評論

主站蜘蛛池模板: 国产精品免费视频一区二区| 国产 日韩 一区| 成人精品国产| 欧美成综合网网站| 亚洲免费色图| 国产xxx视频| 黄在线免费看| 国产精品九九视频| 久久视频在线播放视频99re6| 亚洲欧美日韩精品永久在线| 一区二区福利视频| 日本人一级毛片免费完整视频| 在线你懂| 免费黄网在线观看| 国产99视频精品免费观看9e| 国产精品欧美日韩视频一区| 精品视频99| 国产ar高清视频+视频| 国内自拍videos hd| 欧美日韩一区二区亚洲| 五月狠狠亚洲小说专区| 尤物国产在线精品福利一区| 一级毛片日本特黄97人人| 日本一级www| 日韩欧美毛片免费看播放| 亚洲欧美a| 成人网在线观看| 好好的曰www视频在线观看| 欧美日韩视频一区二区三区| 国产主播一区二区| 国产美女一区精品福利视频| 真人毛片| 高清欧美在线三级视频| 黄色国产在线观看| 精品国产视频| 午夜高清免费观看视频| 亚洲美女在线播放| 色5月婷婷| 久久激情综合网| 国产精品污| 69国产成人综合久久精品91|