低功耗設計偵錯解決方案簡化芯片驗證工作
2010-02-10 14:39:05 本站原創 SpringSoft的低功耗設計感知偵錯同時具備了一致化功耗格式(United
SpringSoft產品營銷總監李新基表示:「雖然CPF與UPF提供了從RTL設計來驗證說明功耗意圖的一致方法,市面上卻沒有實用的低功耗設計感知 調試程序可運用于RTL階段。Verdi提供通用平臺,以整合功耗設計格式與創新的偵錯自動化技術,填補了這個功耗驗證的缺漏。現在工程師們能夠更容易追 蹤和分析RTL與UPF/CPF程序中復雜的功耗設計特性,盡早解決設計中的功耗問題,節省寶貴的驗證時間。」
低功耗設計感知理解與偵錯
Verdi低功耗設計感知偵錯模塊提供完整的UPF與CPF來源碼支持,能夠從這些功耗設計語言匯入和編譯功耗設計意圖至SpringSoft的數據庫。 這提供了高水平的功耗意圖視野,能夠與Verdi內含的RTL設計數據相互關聯,描繪完整的功耗設計結構。
方便易用的Power
Manager瀏覽器讓工程師們能夠使傳統RTL設計視圖(來源碼、電路圖與波形)中的功耗設計意圖具體化。可以輕松地將電壓
工程師們能夠輕松地運用Verdi系統的先進RTL偵錯功能,然后跨RTL與電源域追蹤到功耗相關特性的根本原因。貫穿不同的電源域自動追蹤 CPF/UPF程序驅動的訊號路徑,因此偵錯可以導向至正確的來源。動態功耗模式/狀態在RTL與功耗檢視中都有注釋,以便偵錯時在RTL與CPF /UPF程序之間順暢地追蹤。此外,任何信號的現在功耗狀態都能夠被迅速檢查和追蹤至其CPF/UPF來源。
說明低功耗設計感知偵錯要求與解決方案的詳盡的技術白皮書,歡迎蒞臨SpringSoft網站查詢:www.springsoft.com/whitepapers/power-aware-debug。
關于Verdi自動化偵錯系統
Verdi自動化偵錯系統(Verdi Automated Debug System)是SpringSoft先進偵錯的旗艦產品,透過對于復雜IC與SoC設計工作的徹底了解,進而自動化,縮短了一半以上的偵錯時間,尤其是 不熟悉的既有設計或第三方IP。這個全功能的系統藉由獨家分析引擎,使長時間的行為追蹤自動化;提供威力強大的全套設計視野,使設計具體化并且幫助分析因 果關系;還運用專利技術揭露設計、斷言(assertions)與系統測試(testbench)之間的功能運作與互動。