SpringSoft發布Verdi自動偵錯系統低功耗設計感知偵錯模塊
2010-02-10 14:33:30 本站原創專業IC設計軟件全球供貨商SpringSoft, Inc.今天發表該公司獲獎無數的Verdi自動偵錯 系統全新低功耗設計感知偵錯模塊。低功耗設計感知偵錯加速功耗設計意圖的理解,并使其直觀化、追蹤與分析功耗相關錯誤的流程自動化。這個模塊與Verdi系統的硬 件描述語言(HDL)偵錯功能完全整合,這是SpringSoft的 Novas驗證流程強化解決方案產品系列的基石,讓工程師的驗證工作事半功倍。
SpringSoft的 低功耗設計感知偵錯同時具備了一致化功耗格式(United Power Format,UPF)與共通功耗格式 (Common Power Format,CPF)的支持,具備設 計理解工具可以了解功耗設計意圖,并具備自動化偵錯技術,以判斷究竟是功能邏輯或功耗相關問題導致意外的設計特性。這些功能在Verdi環境中活 化并實現更高效率的低功耗系統芯片(SoC)設計偵錯。低功耗設計感知偵錯模塊的試用版已經得到許多頂級全球半導體公司的好評。
SpringSoft產 品營銷總監李新基表示:「雖然CPF與UPF提供了從RTL設 計來驗證說明功耗意圖的一致方法,市面上卻沒有實用的低功耗設計感知調試程序可運用于RTL階段。Verdi提供通用 平臺,以整合功耗設計格式與創新的偵錯自動化技術,填補了這個功耗驗證的缺漏。現在工程師們能夠更容易追蹤和分析RTL與UPF/CPF程序中復雜的功耗 設計特性,盡早解決設計中的功耗問題,節省寶貴的驗證時間。」
低功耗設計感知理解與偵錯
Verdi低功耗設 計感知偵錯模塊提供完整的UPF與CPF來源碼支持,能夠 從這些功耗設計語言匯入和編譯功耗設計意圖至SpringSoft的 數據庫。這提供了高水平的功耗意圖視野,能夠與Verdi內含的 RTL設計數據相互關聯,描繪完整的功耗設計結構。
方便易用的Power Manager瀏覽器讓工程師們能夠使傳統RTL設計視圖(來源碼、電路圖與波形)中的功耗設計意圖具體化。可以輕松地將電壓轉換器與開關等相關功耗設計 規則配置到個別的電源域(Power domain),并關聯至特定RTL設計區塊。由于能夠在功耗與RTL檢視之間交叉探索,工程師們能夠立即找出功耗相關問題的根本原因。
工程師們能夠輕松地運用Verdi系統的先 進RTL偵錯功能,然后跨RTL與電源域追蹤到功耗相關特性的根本原因。貫穿不同的電源域自動追蹤CPF/UPF程序驅動的訊號路 徑,因此偵錯可以導向至正確的來源。動態功耗模式/狀態在RTL與功耗檢視中都有注釋,以便偵錯時在RTL與CPF/UPF程序之間順暢地追 蹤。此外,任何信號的現在功耗狀態都能夠被迅速檢查和追蹤至其CPF/UPF來源。