向更智能邁進 賽靈思發布首款SoC級Vivado套件
2013-04-22 08:23:44 本站原創過去FPGA在系統中的定位,主要是協助ASIC、ASSP等核心處理器來處理數據、提供I/O擴充等功能,其定位是配角;但當走入28奈米,甚至是20奈米制程之后,FPGA可突破以往功耗過高的問題,成為高性能、低功耗以及小尺寸的代名詞,而不再是配角。
近年來,FPGA在性能、功耗、整合度均大幅提升,各大廠積極開發加速設計與整合時程的開發工具。近日(4/15) Xilinx設計方法資深市場總監Tom Feist說明,除了在FPGA技術上不斷的創新,Xilinx未來策略將朝向更智能的All Programmable解決方案供貨商邁進。也就是說,未來先進制程組件需要借助新的工具充分發揮它們的功能,透過合適IP與軟件,未來FPGA將很快能夠取代ASSP和ASIC的地位,成為許多終端產品需要的集成電路。
結合SoC/HLS優勢,Xilinx橫跨硅組件(FPGA、SoC、3D IC)與開發工具(Vivado)市場。對此Tom Feist說:為此,過去四年來,我們積極開發Vivado設計套件,并在今年四月推出首款SoC級Vivado(2013.1版),它是一款以IP為導向并可加快系統整合的設計環境,其具備可加速C/C++系統級設計和高階合成(HLS)的完整函式庫。我相信這不僅可以加速開發進程,也可以大幅提高生產力,解決終端客戶各種問題。
Tom Feist以Zynq-7000 AP SoCs視訊與影像套件為例,他指出,因應高階的動態控制、視覺影像潮流,以及人們對于帶寬和訊號傳輸的質量要求不斷提高,Xilinx為了提升影音串流質量,推出Smarter Vision解決方案,結合Zynq-7000 AP SoCs、Vivado HLS、IP整合、OpenCV函式庫,提供程序設計人員加快設計流程,以滿足各領域客戶對于影像質量的高度需求。
他說,Zynq-7000 AP SoCs能夠協助系統開發人員提高生產力。目前,針對這款產品,設計團隊可以更快速開發C/C++算法,相較于過去多芯片解決方案,也能降低物料列表成本(BOM)與功耗。
EETOP 官方微信
創芯大講堂 在線教育
半導體創芯網 快訊
相關文章