Altera演示業(yè)界第一款基于模型的FPGA浮點DSP工具
2011-09-18 14:16:57 本站原創(chuàng)Altera產(chǎn)品和企業(yè)市場副總裁Vince Hu評論說:“使用Altera高級DSP基于模型的流程,與基于HDL的傳統(tǒng)設(shè)計相比,設(shè)計人員能夠更高效迅速的實現(xiàn)并驗證復(fù)數(shù)浮點算法。在高層對算法進行建模并調(diào)試后,很容易面向所有Altera FPGA對設(shè)計進行綜合。”
Altera新的設(shè)計流程適用于解決要求較高的線性代數(shù)問題,這類問題一般需要浮點提供的動態(tài)范圍。BDTI測試了可參數(shù)賦值的浮點矩陣求逆設(shè)計。矩陣求逆是雷達系統(tǒng)、MIMO無線系統(tǒng)以及醫(yī)療成像和很多其他DSP應(yīng)用所使用的代表性處理功能。
在評估Altera的浮點設(shè)計流程時,獨立技術(shù)分析公司BDTI認(rèn)為:“浮點編譯器并沒有構(gòu)建由基本浮點算子組成的數(shù)據(jù)通路,而是產(chǎn)生融合數(shù)據(jù)通路,在一個函數(shù)或者數(shù)據(jù)通路中組合了基本算子。這樣,避免了傳統(tǒng)浮點FPGA設(shè)計中的重復(fù)表示。” BDTI結(jié)論:“采用融合數(shù)據(jù)通路方法,與以前相比,實現(xiàn)的復(fù)數(shù)浮點數(shù)據(jù)通路性能更好,效率更高。”
EETOP 官方微信
創(chuàng)芯大講堂 在線教育
半導(dǎo)體創(chuàng)芯網(wǎng) 快訊
相關(guān)文章