PCI-SIG 和 CXL聯(lián)盟簽署諒解備忘錄
2021-09-27 14:00:45 EETOP一直以來PCI-SIG進行I/O Interconnect規(guī)范的標準化及其普及,首先是PCI,后來是PCI- x,現(xiàn)在是PCI Express的標準化,PCI Express 5.0已經(jīng)完成了標準化。現(xiàn)在是PCI Express 6.0的Draft 0.71向會員公開進行評審的階段,預計不久后將發(fā)布Draft 0.9。
2019年3月突然推出的CXL(Compute Express Link)采用了PCI-Express物理層規(guī)范,并為加速器增加了一個新的邏輯層,以保持高速緩存的一致性。在此之后,該聯(lián)盟開始以開放的方式運作,類似于PCI-SIG,并在2020年11月完成了CXL 2.0的標準化。因此,CXL正在迅速確立其作為2020年代加速器接口標準的地位,不僅英特爾,而且AMD和Arm也表示支持。
事實上,英特爾的Sappire Rapids已經(jīng)表明它同時支持PCI Express 5.0和CXL 1.1 I/F,而且基于Arm的SoC和AMD產(chǎn)品也計劃進行類似的實現(xiàn)。這使得用戶可以很方便地在PCI Express插槽中同時安裝擴展設備和加速器卡,然后操作系統(tǒng)可以確定該卡是I/O設備還是加速器,并以適當方式使用它。
鑒于這種情況,兩個機構在信息傳遞和營銷方面的合作當然是有意義的。根據(jù)該聲明,兩個組織將合作為網(wǎng)絡研討會、講習班、會議、演講和其他行業(yè)活動開發(fā)適當?shù)呐嘤柡托麄鲀热荩粎f(xié)調某些聯(lián)合活動;并開展某些宣傳和營銷活動,如博客、文章、新聞稿和社交媒體內容。
順便說一下,該諒解備忘錄只針對PCI-SIG和CXL聯(lián)盟,而不包括Rambus在今年6月宣布的CXL內存互連計劃(CXL內存互聯(lián)倡議只是由Rambus提出的,由于沒有伙伴站出來支持它,所以沒有理由將其納入諒解備忘錄)。
從另一個角度看這個MOU,似乎此舉其實更多的是與Memory Attach I/F的競爭有關,而不是加速器連接。
目前關于 Memory Attach I/F由以下機構提供
它大致分為兩組。Open CAPI 是最初由 IBM 作為開放標準發(fā)起的 CAPI,將 Memory Attach I/F 標準化為 OMI(Open Memory Interface)。另一方面,CXL 最初是作為連接加速器和內存的 I/F 開發(fā)的。有Gen-Z作為同種不同的I/F,但實際上CXL Consortium和Gen-Z Consortium在2020年4月簽署了諒解備忘錄,并宣布他們將合作確保兩種技術的互操作性。
CCIX目前與CXL不兼容,但CCIX與它的初衷有些退步,現(xiàn)在正朝著需要完全緩存一致性的更復雜應用(如多處理器連接)和用于加速器和內存池連接的CXL發(fā)展。有鑒于此,可以說我們是在CXL陣營。目前,OMI和CXL的技術方向非常不同,還沒有達到可以考慮互操作的階段,所以這是一個在OMI和CXL之間選擇的問題。鑒于這種情況,期望MOU不僅僅是對加速器/設備連接的聯(lián)合推廣,而且是為獲得Memory Attach I/F標準的地位而進行的營銷努力,這是否過于誤導了?
EETOP 官方微信
創(chuàng)芯大講堂 在線教育
半導體創(chuàng)芯網(wǎng) 快訊
相關文章