為安全攸關的應用加速IEC61508認證TüV Rheinland認證的FPGA" style="padding: 0px; margin: 0px auto; font-family: Arial, 宋體; text-decoration: none; color: rgb(51, 51, 51); font-size: 14px; line-height: 25px;">
FPGA功能安全性設計流程(Functional Safety Design Flow)秉持最前沿的設計方法,節約時間并降低成本支持MachXO、MachXO2、LatticeECP3等萊迪思的FPGA" style="padding: 0px; margin: 0px auto; font-family: Arial, 宋體; text-decoration: none; color: rgb(51, 51, 51); font-size: 14px; line-height: 25px;">
FPGA產品系列美國俄勒岡州希爾斯波羅市 — 2015年2月25日 —萊迪思半導體公司(NASDAQ: LSCC)—超低功耗、小尺寸客制化解決方案市場的領導者,今日宣布推出基于Lattice Diamond®設計工具的功能安全性設計流程解決方案。該方案獲得安全和質量測試領域全球知名的獨立機構TUV-Rheinland的認證,這使得用戶能夠簡化并加速適用于各類應用的IEC61508安全性認證并加快產品上市進程。萊迪思半導體產品和區域市場高級總監Jim Tavacoli表示,“經過認證的萊迪思功能安全性設計流程使得設計工程師能夠在開發安全攸關的設計時遵循最前沿的安全設計方法,以加速認證流程并降低設計成本?!?/span>
IEC61508已成為功能安全性認證領域的國際標準,多個行業標準均源自于它。本解決方案由1個設計流程和必要的開發工具組成,確保各類應用符合安全完整性等級(Safety Integrity level)3認證。該功能安全性設計流程解決方案包含:Lattice Diamond設計工具套件(完整的設計和驗證流程,包含萊迪思綜合引擎(Lattice Synthesis Engine)以及第三方工具,如Aldec Active-HDL™仿真器和Synopsys Synplify Pro®綜合工具)以及安全性用戶手冊(Safety User Manual)。該解決方案涵蓋的萊迪思FPGA" style="padding: 0px; margin: 0px auto; font-family: Arial, 宋體; text-decoration: none; color: rgb(51, 51, 51); font-size: 14px; line-height: 25px;">FPGA產品系列包括非易失性產品(MachXO™、MachXO2™以及LatticeXP2™)和基于SRAM的產品(LatticeECP2™、 LatticeECP2M™以及LatticeECP3™)。