應對SoC設(shè)計復雜度 Synopsys推基于FPGA原型驗證系統(tǒng)
2012-11-27 20:14:12 本站原創(chuàng)近日,新思科技公司(Synopsys, Inc.)宣布推出其SynopsysHAPS®-70系列基于FPGA的原型驗證系統(tǒng),從而擴展了其HAPS產(chǎn)品線以應對系統(tǒng)級芯片(SoC)設(shè)計的不斷增加的規(guī)模及復雜度。
HAPS-70系統(tǒng)提供了緊密集成的原型驗證軟件和硬件,包括高速時域多路復用(HSTDM)技術(shù),它與新的HapsTrak 3 I/O連接器相結(jié)合可提供比傳統(tǒng)的連接器和引腳復用技術(shù)高出可達3倍的原型性能改進。此款新的原型系統(tǒng)利用了一個可擴展的架構(gòu)以及最新一代的賽靈思Virtex-7 FPGA器件,以支持范圍廣泛的、各種大小的設(shè)計,其容量可從1200萬到1.44億個專用集成電路(ASIC)門。Virtex-7’s I/Obank和HapsTrak 3連接器之間的靈活性及匹配的引腳連接,使HAPS用戶能夠?qū)/O帶寬用在最需要的地方,同時使未用管腳的數(shù)量減至最少。
EETOP 官方微信
創(chuàng)芯大講堂 在線教育
半導體創(chuàng)芯網(wǎng) 快訊
相關(guān)文章