99精品在线观看-99精品在线免费观看-99精品在线视频观看-99精品这里只有精品高清视频-99九九精品国产高清自在线

x

MathWorks加快 FPGA 在環驗證

2016-12-15 11:53:34 n
點擊關注->創芯網公眾號,后臺告知EETOP論壇用戶名,獎勵200信元

HDL Verifier 增加新的 FPGA 硬件在環測試功能

 

中國北京 – 20161215MathWorks今日發布了HDL Verifier中的新功能用來加快 FPGA 在環FIL驗證。利用新的 FIL 功能,可以更快地與 FPGA 板通信,實現更高的仿真時鐘頻率。現在,系統工程師和研究人員可以自信地快速確認和驗證 FPGA 設計在系統中按預期方式工作,從而節省開發時間。

 

隨著信號處理、視覺影像處理和控制系統算法的復雜度不斷增加,在 FPGA 板上對硬件實現進行仿真,可以幫助驗證設計在其系統環境中的工作情況。用于 FIL 驗證的 HDL Verifier 自動設置 MATLAB 和 Simulink 測試環境,并將其與運行于 FPGA 開發板上的設計相連接。這有助于實現在實際硬件上運行的 FPGA 設計的高逼真度協同仿真,同時復用開發階段使用的測試環境。

 

R2016b 版允許工程師為其 FPGA 系統時鐘指定一個自定義頻率,時鐘頻率可比以前使用 FIL 的時候快五倍。對于在以 FPGA 為目標時使用超頻因子的設計,如控制應用程序,可以使用較大的數據輸出規模來提高吞吐量。工程師現在還可以利用 FIL(使用 PCI Express 接口)來加快 MATLAB 和 Simulink 以及 Xilinx KC705/VC707 和 Intel Cyclone V GT/Stratix V DSP 開發板之間的通信,仿真速度比千兆以太網快 3-4 倍。

 

“隨著電子系統日益復雜,作為驗證步驟,精確地驗證設計原型變得至關重要。” MathWorks 的產品經理 Jack Erickson 說,“現在,HDL Verifier 允許工程師在真實硬件上以現實的時鐘頻率快速運行設計,能夠從MATLAB/Simulink這樣方便的算法開發環境進行FPGA在環仿真,使硬件設計驗證大幅簡化。”

 

有關 HDL Verifier 的更多信息,請訪問:mathworks.com/products/hdl-verifier

 

關鍵詞:

  • EETOP 官方微信

  • 創芯大講堂 在線教育

  • 半導體創芯網 快訊

全部評論

主站蜘蛛池模板: 99在线精品视频免费观里| 国产一区 在线视频| 国产中文欧美| 又爽又叫的毛片欧美| 亚洲一区二区三区中文字幕5566| 欧美成人黑人xx视频免费观看| 国产精品福利无圣光在线一区| 欧美日韩免费在线视频| 亚洲精品永久www嫩草| www.夜色| 久久久久免费| 日韩精品一二三区| 欧美成人tv| 国产限制级在线| 国产午夜久久影院| 免费影院在线| 午夜影皖普通区| 亚洲图片二区| 97国产在线播放| 大学生一级毛片高清版| 网友自拍视频在线观看| 看5xxaaa免费毛片| julia一区二区三区中文字幕 | 久草视频福利在线| 青青草国产精品欧美成人| 久热国产视频| 日韩精品视频在线| 亚洲欧美色图| 在线观看91香蕉国产免费| 男女激情网| 免费黄色在线观看| 欧美一级毛片美99毛片| 国内不卡一二三四区| 国产尤物精品视频| 91短视频在线观看| 免费看欧美日韩一区二区三区| 天天在线天天综合网色| 亚洲国产美女精品久久久久| 国产一级特黄a大片99| 国产亚洲蜜芽精品久久| 久草福利在线播放|