ADI高速模數轉換器AD9250簡化FPGA應用設計
2012-10-20 15:30:14 本站原創信基礎設施、成像設備、工業儀器儀表、防務電子和其它多通道、需要大量數據的系統要求數據轉換級提供越來越寬的分辨率和越來越高的采樣率。并行接口的物理布局限制和串行 LVDS(低壓差分信號)方法的比特率限制目前給設計人員帶來了技術障礙。
為解決這一需求,Analog Devices, Inc. 最近推出采用 JEDEC JESD204B 串行輸出數據接口標準的雙通道14位250 MSPS 模數轉換器 AD9250。AD9250 ADC 是市場上首款完全達到 JESD204B Subclass 1確定性延遲要求的250 MSPS ADC,此功能通過一個串行接口支持多個數據轉換通道精密同步。
AD9250 ADC的串行接口方案通過單通道或雙通道鏈路提供高達5 Gbps 的采樣率。使用兩個串行通道可支持250 MSPS全速雙通道模數轉換數據速率,單個通道則用于支持較低的采樣率。
Xilinx Inc.等高性能 FPGA 供應商,已在其最新一代產品中片內集成JESD204B SerDes(串行化器/解串器)端口。針對模擬信號鏈的這種端到端無縫連接方案可簡化 PCB 布局,加快原型開發,使產品更快上市。
Xilinx 無線業務部高級總監 Sunil Kar 表示:“Xilinx 全力支持 JEDEC JESD204B 標準,并且正在努力加快采用數據轉換器串行化互連技術,目前所做的就是提供高質量、靈活、可擴展、可編程的 IP 來與 AD9250等高速數據轉換器接口。Xilinx 目前提供的JEDEC JESD204B IP 支持 Subclass 0、1、2功能,線路速率最高可達10.3 GBPS,通道寬度范圍為1倍到8倍。這些技術進步有利于促進系統模塊化,降低成本和復雜度,增強新一代無線和有線網絡的功能與容量。”
ADI 公司高速模數轉換器部產品線總監 Kevin Kattmann 表示:“ADI 公司的這款旗艦產品為 FPGA 系統中的模擬信號鏈設計提供了一種新的高度集成方法。雙通道14位 ADC AD9250具備無與倫比的寬帶信號處理性能,其簡化的接口為軟件定義無線電和醫療超聲領域的下一代 FPGA 應用掃清了設計障礙。對于許多系統設計師來說,實現高性能模擬信號鏈所面對的 I/O 挑戰現在有了一個精巧的解決方案。”
有關雙通道14位250 MSPS ADC AD9250的更多信息
AD9250 轉換器的 JESD204B 串行接口將每個 IC 所需高速差分輸出數據路徑的數目從多達28個減至2個。每個上電周期以及經過鏈路重新同步事件后,其 Subclass 1確定性延遲功能都是可重復的。此功能在以下應用中很重要:分集無線電系統和儀器儀表、TD-SCDMA/WCDMA/LTE(尤其是2R2T gt;8R8T演進)等多模式數字接收機應用、雷達/防務電子、醫療成像系統、電纜基礎設施以及通用軟件無線電。
雙通道14位250 MSPS ADC AD9250主要特性和性能
具有 Subclass 1確定性延遲的 JESD204B 編碼串行數字輸出信噪比 (SNR):70.6 dBFS(185 MHz輸入,250 MSPS) 無雜散動態范圍 (SFDR):88 dBc(185 MHz輸入,250 MSPS) 中頻采樣頻率最高達400 MHz 95 dB通道隔離/串擾低功耗和小封裝尺寸
評估套件
AD9250-250EBZ (250 MSPS)、AD9250-170EBZ (170 MSPS)和AD6673-250EBZ DUT板,與輔助高速數據采集卡 HSC-ADC-EVALDZ,構成 AD9250的完整評估系統,它針對信號性能進行了優化。采集到的數據可以利用筆記本電腦和 ADI 免費軟件 VisualAnalogtrade;進行分析。為了與 FPGA 開發平臺兼容,DUT 板可以使用 CVT-ADC-FMC-INTPZB FMC 內插器連接器。
供貨、報價與配套產品
雙通道14位250 MSPS ADC AD9250適合與 ADI 公司其它器件一起工作,包括用于基帶差分模擬輸入配置的驅動器 AD8138、ADA4937和 ADA4938-2,時鐘分配 IC AD9516-3,以及低抖動時鐘緩沖器 ADCLK905。
同時提供170 MSPS 引腳兼容版本 (AD9250-170) 和11位250 MSPS 引腳兼容版本AD6673。
EETOP 官方微信
創芯大講堂 在線教育
半導體創芯網 快訊
相關文章