ARM和EDA軟件商Cadence統一其對處理器設計的支持
2012-08-14 21:18:35 本站原創處理器IP授權商ARM控股有限公司和EDA軟件廠商Cadence設計系統公司已經表示,他們已經在ARM的處理器優化包(POPs)與Cadence的數字設計軟件Encounter的連接上達成合作關系。
這種組合產品更大的改善了基于Cortex A系列處理器核和Cadence設計系統公司的設計工具的片上系統設計的性能、功耗平衡問題。但是當與其它EDA供應商,如Synopsys公司,聯系在一起時,卻也未對其在POPs獲得的高設計質量進行任何評論。
處理器架構與核心設計的授權處于邏輯層次的ARM公司,也提供可以用于構造特定的CMOS制造工藝的處理器的晶體管詳細的實體IP。然而,這樣的設計細節可能會耗費大量時間,所以最近ARM已經開始提供處理器優化包(POPs):提供的詳細設計,并允許開發人員為遠離參考和進行相關改變而做出的選項。由于大部分工作已經完成,因此這也提高了設計速度以及上市時間。
然而,在SoC方面,必須考慮到的一點:處理器的片上系統的設計及其優化。
Cadence和ARM 已經想出一個初始的方法:在臺灣半導體制造有限公司(TSMC)的鑄造間用40LP 40nm的制造工藝技術來實現Cortex-A9處理器的(包括低閾值電壓)。
這次的合作正在到擴大到TSMC的28HPM過程以及包括Cortex-A9和Cortex-A15的單,雙核和四核處理器。
ARM負責市場營銷實體IP部門的副總裁John Heinlein說,Cadence和ARM之間的合作使其呈現出一種“更高性能和更低功耗”發展勢態。