聯電攜手Synopsys,加速 14 納米制程客制化設計
2017-03-14 21:04:06 technews日前,剛宣布 14 納米制程進入客戶芯片量產階段的晶圓代工廠聯電,14 日再與新思科技 (Synopsys) 共同宣布,雙方將拓展合作關系,將 Synopsys 的 Custom Compiler 和 Laker 客制化設計工具,應用于聯電的 14 納米 FinFET 制程上,用以縮短客制化的設計工作。
聯電表示,雙方的此項合作,是為了建立和驗證,用于聯電 14 納米制程的業界標準 iPDK,并全面支持 Custom Compiler,以提供視覺輔助方案于布局流程。就由此突破性的功能,可縮短客戶于布局和連接 FinFET 元件所需的時程。另外,Custom Compiler 的解決方案整合了 Synopsys 的電路模擬、物理驗證和數位實作工具,為聯電 14 納米制程的客戶提供完整的客制化設計解決方案。
聯電矽智財研發暨設計支持處林子惠處長表示,聯電與 Synopsys 的長期合作,已為客戶打造許多 iPDK。此次推出的 14 納米制成的 iPDK,是讓客戶的布局設計人員,以及聯電的內部團隊在使用 Synopsys 的客制化設計工具后,可提升電路布局于 FinFET 的生產力,幫助客戶在 14 納米技術量產上,簡化設計過程。
Synopsys 產品銷售副總 Bijan Kiani 則表示,目前 FinFET 制程技術在客戶的受歡迎程度日益提高。而 FinFET 的電路布局則可能是一項挑戰。此次,Synopsys 與聯電合作,為 14 納米制程啟用 Custom Compiler,客戶可使用 Custom Compiler 的視覺輔助方案來提升 FinFET 布局的生產力。
據了解,針對 Synopsys Laker 和 Custom Compiler 客制化設計工具于 14 納米及其他制程的 iPDK,可依聯電的要求提供。另外,Custom Compiler 與 Synopsys 的電路模擬、實體驗證、以及數位實作等工具整合,可提供全面性的客制化設計解決方案。其中,Custom Compiler 讓 FinFET 設計的完成時間從數天縮短至數小時。其自動化視覺輔助設計流程,利用布局設計人員所熟悉的圖像使用模型,以減少編寫復雜程序碼及限制條件。至于,借由 Custom Compiler,則可無需進行額外設定,便能自動執行例行性及重復性的任務。