多核片上系統架構實現5倍性能提升
2010-02-26 10:21:58 本站原創 日前,德州儀器 (TI) 宣布推出一款基于 TI 多核數字信號處理器 (
知名的技術分析公司 BDTI 在其《InsideDSP》通訊中指出:“只要 TI 能成功實現性能方面的預期目標,則必將提升主流
DSP 的性能水平。TI 進一步致力于提供多內核編程開發技術和環境的決定性舉措,將使其在易用性方面比其他 DSP 處理器廠商更具優勢。”
主要特性與優勢:
創新型 SoC 架構中的多個高性能 DSP 可實現高達 1.2GHz 的工作頻率;
每個 DSP
內核均集成定點與浮點處理功能,完美地結合了易用性和無與倫比的信號處理性能;
性能穩健的工具套件、專用軟件庫和平臺軟件有助于縮短開發周期,提高調試與分析的效率;
與其他 SoC 相比,每個內核的 DMA
能力增強 5 倍、存儲器容量提高 2 倍,能夠確保為客戶提供高度穩健的應用性能;
豐富的產品系列包括了各種器件,如適用于無線基站的四核器件,以及適用于媒體網關與網絡應用的八核器件;
TI 多核導航器
(Multicore Navigator) 支持內核與存儲器存取之間的直接通信,從而解放外設存取,充分釋放多核性能;
片上交換架構——TeraNet 2 的速度高達每秒 2 兆兆位,可為所有 SoC 組成部分提供高帶寬和低時延互連;
多核共享存儲器控制器可加快片上及外接存儲器存取速度;
高性能 1 層、2 層與網絡協處理器。
TI
通信基礎局端業務部總經理 Brian Glinsman
指出:“通信基礎局端設備制造商對實現產品差異化以及突破單個產品組合實現創新有著非常具體的要求。毋庸置疑,TI
能通過推出新平臺為客戶提供可滿足其未來多年需求的‘智能化設計方案’。利用這一全新的多內核架構,我們不光簡單地提高每個平臺上的內核數量,而是通過顯
著加強 DSP 性能、采用全新系列的協處理器以及更低功耗來提升整體性能,從而不斷超越自我,以突破摩爾定律的速度推進發展。”