Synopsys推出最新版Synplify FPGA綜合軟件
2012-04-11 23:42:56 本站原創“那些面向安全性要求極高應用的設計,如應用到國防、宇航、醫療、工業控制和汽車市場中的設計,要求最高級別的質量和可靠性,” Xilinx設計方法學市場營銷高級總監Tom Feist說道。“這種新的2012.03 Synplify Premier產品能找出Xilinx錯誤修正內存并自動地連接到設計。這對不能容忍錯誤的那些高可靠性應用尤其有用。”
新的Synplify 2012.03軟件版本為FPGA設計師提供了顯著縮短的設計周期。這種容錯并繼續的功能滿足了基于FPGA原型的快速周轉時間需求,這是通過消除了在HDL編譯中一旦發現錯誤就要立即處理錯誤這一需求而實現。這對那些可能不熟悉源HDL代碼的FPGA原型設計人員尤其有用。一個錯誤被發現之后,該工具繼續編譯而不是為每個錯誤而停止,它將建立一份包括碰到的所有錯誤的報告,這樣他們就能被一起處理而不需要在每一次修訂間重復編譯。為進一步簡化ASIC原型生成器的流程,Synplify綜合工具有一個數據通道鎖定轉換功能,能自動將一個ASIC設計轉換為一個FPGA實現,使設計者僅用一套源文件就實現基于FPGA的原型成為可能。Synopsys的Certify®多FPGA原型環境的用戶也從新的Synplify軟件流暢的錯誤處理和轉換功能中獲益,該軟件可幫助加速驗證過程并減少開發時間。
Synplify Premier軟件的最新版本通過為設計師提供了應對輻射效應的能力而增強了它對高可靠性的支持,這種輻射效應如因為包括本地的或者選擇性的TMR實施在內的多錯誤緩解技術引起的單個事件混亂(SEU)。此外,Synplify Premier軟件能推斷錯誤修正存儲器和自動建立適當的連接,以利用FPGA供應商提供的ECC存儲器。這個最新版本還支持故障容忍有限狀態機器(FSM)實現,通過使用Hamming-3編碼來自動檢測并修正可能發生在一臺FSM寄存器中的單比特錯誤。
“一項新設計的快速提升對設計團隊設法抓住轉瞬即逝的市場機遇是至關重要的。新思科技的綜合技術能減少設計迭代次數的數量并更快地提供診斷信息,” 新思科技解決方案部門高級總監Ed Bard說道。“通過將能夠加快運行時間的改進后算法、新的容錯并繼續功能和分層結構化設計技術結合在一起,基于FPGA的原型生成器和FPGA設計師等都能夠顯著減少成功地實現其設計所需的時間,同時不斷地達到他們所期望的高質量結果。”
供貨
現已可提供Synplify Pro 和Synplify Premier綜合軟件的2012.03 版本。目前擁有支持服務協議的客戶可以使用他們的SolvNet®帳戶從新思科技下載這個新版本。Windows 和 Linux的32位和64位平臺都支持Synplify FPGA綜合產品。
EETOP 官方微信
創芯大講堂 在線教育
半導體創芯網 快訊
相關文章