賽靈思和AXIS共同發(fā)布符合W-CDMA和WiMAX集成射頻卡開發(fā)平臺(tái)
2007-01-15 13:53:30 xilinx該開發(fā)平臺(tái)可提高功放效率并降低無線基站OEM廠商的資本支出和運(yùn)營成本
2006 年 12月 20日, 北京 ——無線基礎(chǔ)設(shè)施市場領(lǐng)先的 FPGA 供應(yīng)商賽靈思公司( Xilinx, Inc. (NASDAQ:XLNX) 和 AXIS 網(wǎng)絡(luò)科技公司今天宣布推出通用數(shù)字射頻系統(tǒng)( CDRS )開發(fā)平臺(tái)— CDRSX 。該平臺(tái)可以提高 W-CDMA 和 WiMAX 基站的功率放大器( PA )效率并降低其資本支出和運(yùn)營成本。 CDRSX 開發(fā)平臺(tái)包括了賽靈思公司的 W-CDMA 和 WiMAX 數(shù)字前端( DFE )參考設(shè)計(jì)以及 AXIS 公司基于 Virtex™ 的靈活的開發(fā)板,該平臺(tái)為開發(fā)功耗更小、更快上市的無線數(shù)字射頻卡提供了從概念到生產(chǎn)的快速途徑。
賽靈思公司副總裁和處理解決方案部總經(jīng)理 Omid Tahernia 說:“賽靈思和 AXIS 合作開發(fā)了一個(gè)功率效率極高的數(shù)字射頻開發(fā)平臺(tái),從而為 OEM 廠商開發(fā) W-CDMA 和 WiMAX 系統(tǒng)遠(yuǎn)程射頻頭端產(chǎn)品提供了極大的上市時(shí)間方面的優(yōu)勢(shì)。隨著運(yùn)營商不斷致力于降低資本支出和運(yùn)營成本,無線 OEM 廠商也正努力將 FPGA 的顯著優(yōu)勢(shì)應(yīng)用到數(shù)字射頻中。 ”
CDRSX 開發(fā)平臺(tái)允許基站 OEM 廠商使用功率更小、成本更低的功放,因而可大大降低射頻頭端的運(yùn)行功耗,從而能夠節(jié)約初始資本支出并降低運(yùn)營成本。利用該平臺(tái),開發(fā)人員可以快速調(diào)整系統(tǒng)獲得最佳效率。通常功放和收發(fā)器占了基站總成本的約 40% 至 60% ,因此這樣可以大大節(jié)約成本。
AXIS CDRSX 開發(fā)板主要特點(diǎn)
AXIS CDRSX 開發(fā)平臺(tái)為 OEM 廠商快速適應(yīng)標(biāo)準(zhǔn)或空中接口的變化提供了靈活性。該平臺(tái)包括一個(gè)專門設(shè)計(jì)的板上射頻前置放大器、 ADC 、 DAC 、一片用來提供 CPRI, OBSAI 和數(shù)字 I/Q 連接等接口支持的 Xilinx Virtex-II Pro FPGA ,一片用于實(shí)現(xiàn)數(shù)字射頻信號(hào)處理功能的 Xilinx Virtex-4 SX55 FPGA ,同時(shí)還有一個(gè)通過以太網(wǎng)實(shí)現(xiàn)開發(fā)板控制所需要的操作系統(tǒng)。開發(fā)板有兩個(gè)發(fā)射和兩個(gè)接收通道,外加兩個(gè)額外的接收通道用于數(shù)字預(yù)失真( DPD )。開發(fā)板支持 400 MHz 至 4 GHz 頻率范圍內(nèi)的任意 20 MHz 頻譜。開發(fā)板能夠?yàn)楣Ψ盘峁?2 W – 40 W 的驅(qū)動(dòng)能力,同時(shí)每通道的有效接收器噪聲系數(shù)僅 3 dB 。通過可以顯示主要信號(hào)處理參數(shù)并能夠簡捷地對(duì)參數(shù)進(jìn)行調(diào)整的圖形用戶界面, 用戶可以實(shí)現(xiàn)對(duì)開發(fā)板的設(shè)置和控制。
AXIS 網(wǎng)絡(luò)科技公司 CEO Simon Mellor 說: “ 市場需要靈活經(jīng)濟(jì)的解決方案來開發(fā)原型系統(tǒng),然后再盡可能容易快速地實(shí)現(xiàn)從概念到生產(chǎn)的過渡。通過與賽靈思公司的合作,我們實(shí)現(xiàn)了很高的集成度,為系統(tǒng) OEM 廠商提供了更大的靈活性和立即可用的解決方案。 AXIS 產(chǎn)品的模塊化特點(diǎn)使得在 CDRSX 中開發(fā)的功能不需要任何算法修改就可容易地移植到可生產(chǎn)的射頻產(chǎn)品中。目前該平臺(tái)已引起了多家 OEM 廠商的興趣,其中包括手機(jī)廠商、國防和國土安全等多個(gè)行業(yè)。 ”
賽靈思 W-CDMA 和 WiMAX DFE 主要特點(diǎn)
CDRSX 開發(fā)平臺(tái)集成了賽靈思公司的數(shù)字上變頻( DUC )、數(shù)字下變頻( DDC )和波峰因數(shù)減少 (CFR) 功能。其中波峰因數(shù)減少功能使得 W-CDMA 輸出峰值平均功率比( PARR )僅為 5.60 dB ,對(duì)于 WiMAX 射頻則可使輸出峰值平均功率比最大降低 1.57 dB 。 Xilinx W-CDMA DFE 包括一個(gè) 3 載波 DUC 、 3 載波 CFR 和 6 載波 DDC 。其動(dòng)態(tài)功耗約 2.5 瓦,在 Virtex-4 SX25 FPGA 器件中僅需要使用約 55% 的 DSP48 資源。
賽靈思 WiMAX DFE 可為 3.5/7MHz 信道 (IEEE802.16-2004) 和 5/10 MHz 信道 (IEEE802.16-2005) 提供 DUC/DDC 支持,同時(shí)還支持 CFR 和 AGC 。 WiMAX DFE 專門為工作在 UMTS 時(shí)鐘子系統(tǒng)頻率下而設(shè)計(jì),對(duì)于 1x1 配置,僅需要使用 Virtex-4 SX25 器件中 39% 的 DSP48 資源。
價(jià)格和供貨
EETOP 官方微信
創(chuàng)芯大講堂 在線教育
半導(dǎo)體創(chuàng)芯網(wǎng) 快訊
相關(guān)文章