TI與Altera聯(lián)合推出適用于Arria V FPGA的完整開發(fā)套件
2012-06-26 22:16:17 本站原創(chuàng)Arria V FPGA RF 開發(fā)套件可幫助 RF 開發(fā)人員獲得 Altera 最新一代 28 納米 FPGA和 TI 最新模數(shù)轉(zhuǎn)換器 (ADC)、數(shù)模轉(zhuǎn)換器 (DAC) 與時(shí)鐘產(chǎn)品。該套件可提供比類似解決方案高 2.5 倍的發(fā)射與數(shù)字預(yù)失真反饋帶寬,是業(yè)界首款支持高達(dá) 75 MHz 帶寬的完整主/分集接收開發(fā)平臺(tái)。
Arria V FPGA RF 開發(fā)套件的特性與優(yōu)勢(shì):
• 28 納米 Arria V FPGA:在為無線應(yīng)用提供最低總功耗,且實(shí)現(xiàn)成本與性能的平衡;
• 高達(dá) 500 MHz 的發(fā)射與反饋帶寬:支持 100 MHz 發(fā)射帶寬與五階預(yù)失真校正;
• 高達(dá) 75 MHz 的主/分集接收帶寬:為滿足多載波 3G 與 4G 標(biāo)準(zhǔn)的嚴(yán)格要求提供 14 位分辨率與 31.5 dB 增益范圍;
• 低相位噪聲分?jǐn)?shù)鎖相環(huán) (PLL)/壓控振蕩器 (VCO):可為發(fā)射、接收與反饋混頻器及調(diào)制器提供本地振蕩器;
• 模塊化設(shè)計(jì):可快速方便地替換或集成評(píng)估板 (EVM)。
Arria V FPGA RF 開發(fā)套件包括 Arria V FPGA 開發(fā)板和以下 TI RF 組件:
• TSW30H84EVM:完整的 RF 發(fā)射參考設(shè)計(jì),包括業(yè)界最低功耗 1.25 GSPS 4 通道 16 位 DAC— DAC34H84;
• TSW1266EVM:數(shù)字預(yù)失真反饋參考設(shè)計(jì);
• TSW1265EVM:寬帶雙接收器參考設(shè)計(jì),包括業(yè)界最低功耗雙通道 14 位 ADC— ADS4249;
• TSW3065EVM:獨(dú)立本地振蕩器源,采用 TRF3765 整數(shù)及分?jǐn)?shù) PLL/VCO;
• HSMC-ADC-Bridge 與 ArriaV-TI-Adapter:可在 TI 及 Altera 硬件之間實(shí)現(xiàn)連接。
EETOP 官方微信
創(chuàng)芯大講堂 在線教育
半導(dǎo)體創(chuàng)芯網(wǎng) 快訊
相關(guān)文章